Зарегистрироваться
Восстановить пароль
FAQ по входу

Архитектура, программирование и применение 32-разрядных RISC-микропроцессоров с архитектурой MIPS

  • Добавлен пользователем
  • Отредактирован
Архитектура, программирование и применение 32-разрядных RISC-микропроцессоров с архитектурой MIPS
НИЯУ МИФИ, НИИСИ, М., 2007 г., Шагурин И.И., Цветков А.В., Лебедев А.В., Ключников Д.В., Осипенко П.Н., Сидоров С.А., Монахов М.А., Кухта И.М., кафедра 27 микро- и наноэлектроники
Введение
Структура и функционирование микропроцессора 1890ВМ2Т

Общая структура микропроцессора
Центральный процессор CPU
Внутренняя кэш-память команд и данных
Сопроцессор управления CP0
Организация обращения к памяти
Обслуживание исключений и прерываний
Синхронизация и реализация начального запуска
Внешние выводы микропроцессора и организация обмена по системной шине
Лабораторный стенд
Общее описание стенда
Использование системного контроллера
Включение лабораторного стенда
Разработка и отладка рабочих программ
Интерактивный монитор PRIME
Создание исходного текста и компиляция программы
Запуск и отладка программы на лабораторном стенде.
Микропроцессор 1890ВМ2Т: регистровая структура, способы адресации, система команд, программирование на языке Ассемблера
Цифровая система на базе микропроцессора 1890ВМ2Т: программирование на языке Ассемблера, реализация ввода-вывода данных.
Цифровая система на базе микропроцессора 1890ВМ2Т: реализация таймерных функций, обслуживание прерываний.
  • Чтобы скачать этот файл зарегистрируйтесь и/или войдите на сайт используя форму сверху.
  • Регистрация